|
1034
1、单稳态触发器的输出状态有()。西南大学网院
一个稳态,一个暂稳态
两个稳态
没有稳态
三个稳态
参考答案:一个稳态,一个暂稳态;
2、下列触发器中,具有回差特性的是()。
基本RS触发器
施密特触发器
主从JK触发器
维持—阻塞D触发器
参考答案:施密特触发器;
3、设计一个四位二进制寄存器,至少应该选用触发器的个数是()
1
2
4
8
参考答案:4;
4、一个4位移位寄存器,现态为0000,如果串行输入始终为1,则经过4个移位脉冲后,寄存器的内容为()
0001
0111
1110
1111
5、具有约束条件的触发器是()
JK触发器
D触发器
T触发器
RS触发器
6、在10线-4线优先编码器74HC147中,当输入9=0时,则输出3210=()
1001
1000
0111
0110
7、将TTL与非门作非门使用,则多余输入端应做()处理。
全部接高电平
部分接高电平,部分接地
全部接地
部分接地,部分悬空
8、由555定时器构成的施密特触发器,在电源电压<em>V</em>CC=12V、无外加控制电压<em>V</em>CO时,回差电压Δ<em>U</em>T<em></em>等于()
12V
8V
4V
6V
9、为了将正弦信号转换成与之频率相同的脉冲信号,可采用()
施密特触发器
移位寄存器
单稳态触发器
多谐振荡器
10、寄存器没有()的功能。
移动
比较
并/串转换
计数
11、RS触发器不具备以下哪个逻辑功能?()
置“0”功能
置“1”功能
不变(保持)功能
翻转(计数)功能
12、在CLK有效的情况下,当输入端D=0时,则D触发器的输出端Q*=()<br
0
1
Q
13、二进制编码器要对0,1,2,……9共十个对象进行编码,则输出编码的位数至少为()
3位
4位
5位
6位
14、()可实现“线与”功能。
与非门
OD门
或非门
传输门
15、<pclass="MsoNormal">逻辑表达式(A+B)(A+C)可以等效为()。
B
A+BC
A+B
A+C
16、DAC0832是( )运算放大器集成定时器
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe591852_OUL"/>
运算放大器
集成定时器
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe595177_OUL"/>
17、施密特触发器输出状态有( )由外部触发信号确定二个稳态<imgsrc="static/homework/ok.png"></img>一个稳态、一个暂态没有稳态
由外部触发信号确定
二个稳态
一个稳态、一个暂态
没有稳态
18、题8图所示电路中,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe571e7d_OUL"/>
41
42
43
44
19、在CLK有效的情况下,当输入端J=0,K=l时,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe53c132_OUL"/>
1
Q
0
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe545e08_OUL"/>
20、在四选一数据选择器74HC153中,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe513eba_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe51c9e7_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe51df7f_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe51f93c_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe521484_OUL"/>
21、对于CMOS或非门,多余的输入端应如何处理()悬空接地<imgsrc="static/homework/ok.png"></img>接电源接10K电阻到电源
悬空
接地
接电源
接10K电阻到电源
22、逻辑函数<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4e3aa8_OUL"/>的最简“与或非”式为( )
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4ed93b_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4f4565_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4f7620_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4fa4fe_OUL"/>
23、逻辑函数,其约束条件为,则其最简与或式为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49b084_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49cb67_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49e3be_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49fcf4_OUL"/>
24、下列各电路,具有脉冲幅度鉴别作用的电路是()。
单稳态触发器
施密特触发器
多谐振荡器
双稳态触发器
25、由555定时器构成的多谐振荡器电路中,振荡周期取决于()
电源电压
R1、R2和C
仅与C有关
仅与R1和R2有关
26、把三角波直接整形为矩形波的电路为()
D/A转换器
随机存储器
只读存储器
施密特触发器
27、题8图所示电路中,74161为同步4位二进制加计数器,为异步清零端,为同步置数端。题8图构成()进制计数器。<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c613935_OUL"
11
12
13
14
28、题8图所示电路中,74160为同步十进制加计数器,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5cd1be_OUL"
30
31
32
33
29、SR触发器不具备以下哪个逻辑功能?()
置“0”功能
置“1”功能
不变(保持)功能
翻转(计数)功能
30、三位二进制代码可以编出的代码有()
3种
4种
6种
8种
31、题5图中为TTL逻辑门,其输出F为()<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c59e1c7_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5ac8e3_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5aec30_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5b0f53_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5b32b2_OUL"/>
32、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c57b549_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c588763_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c58aec6_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c58d60e_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c58f8ab_OUL"/>
33、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c55f48c_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c56e518_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c570a8a_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c572ed5_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c575636_OUL"/>
34、当双四选一数据选择器74LSl53的<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c54fa91_OUL"/>=0,A1=A0=0时,则Y=()
D0
D1
D2
D3
35、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c52bc84_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c53370c_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c537a57_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c53a5b0_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c53d3a9_OUL"/>
36、题5图中为TTL逻辑门,其输出F为()<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c4fc42d_OUL"
0
1
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5201b8_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c523f4e_OUL"/>
37、JK触发器的输入J和K都接高电平上,如果现态为Q=1,则其次态应为()
0
1
高阻
不定
38、JK触发器的输入J和K都接高电平上,如果现态为Q=0,则其次态应为( )
0
1
高阻
不定
39、在全加器电路中,ai=0,bi=0,则si=( )
0
1
a<sub>i</sub>
c<sub>i-1</sub>
40、电路如图6所示,则输出函数F为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b4041a9_OUL"/><imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b408032_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b4100fb_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b41483d_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b41932f_OUL"/>
41、八选一数据选择器有()
一位地址线
三位地址线
四位地址线
八位地址线
42、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b363478_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b37b22c_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b3844ef_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b389c79_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b38de66_OUL"/>
43、逻辑函数F(A,B,C,D)=Σ(1,2,4,5,6,9),其约束条件为AB+AC=0,则最简与或式为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b38ea75_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b39028f_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b3918f6_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b394cc9_OUL"
44、逻辑函数F(A,B,C,D)=Σ(0,1,2,3,4,5,6,10,12,13,14),其约束条件为,的最简与或式为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b370abd_OUL"
1
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b373ffb_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b375c30_OUL"
45、逻辑函数F(A,B,C,D)=Σ(0,2,6,8),其约束条件为,的最简与或式为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b357189_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b358839_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b35becc_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b35d20e_OUL"/>
46、逻辑函数F(A,B,C,D)=Σ(0,3,7,8,10),其约束条件为<imgtitle="201703091489036880224088804.png"alt="图片2.png"src="/resourcefile/uploadFiles/file/questionImgs/201703091489036880224088804.png"/>,则其最简与或式为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b342479_OUL"<imgtitle="201703091489036849891072644.png"alt="图片1.png"src="/resourcefile/uploadFiles/file/questionImgs/201703091489036849891072644.png"/>
B.<imgtitle="201703091489036911588079968.png"alt="图片b.png"src="/resourcefile/uploadFiles/file/questionImgs/201703091489036911588079968.png"/>
<imgtitle="201703091489037259710086568.png"alt="图片3.png"src="/resourcefile/uploadFiles/file/questionImgs/201703091489037259710086568.png"/>
D.<imgtitle="201703091489036955199024217.png"alt="图片d.png"src="/resourcefile/uploadFiles/file/questionImgs/201703091489036955199024217.png"/>
47、逻辑函数的<imgtitle="201703061488791944144019447.png"alt="图片1.png"src="/resourcefile/uploadFiles/file/questionImgs/201703061488791944144019447.png"/>标准与或式为()
Σ(2,3,4,5,6)
Σ(0,1,2,3,4)
Σ(1,2,3,4,5)
Σ(0,2,4,5,6)
48、在CLK有效的情况下,当输入端J=1,K=0时,则J-K触发器的输出Q*=( )。
1<br
0<br
Q<br
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cdbfbf7_OUL"
49、二进制编码器要对0,1,2,……9共十个对象进行编码,则输出编码的位数至少为( )。
3位
4位
5位<br
6位
50、()可实现“线与”功能。
与非门
OC门
或非门
传输门
51、逻辑函数F(A,B,C,D)=Σ(1,3,6,7,9,11,14,15)的最简与或非式为()。
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd6fa90_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd71de3_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd75b8d_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd796e3_OUL"
52、逻辑函数F(A,B,C,D)=∑(0,3,7,8,10),其约束条件为<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd3c2c7_OUL"/>,则最简与或式为()。
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd4b01f_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd4f73b_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd51ef9_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd54d3c_OUL"
53、函数<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cceac38_OUL"/>等价于()。
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd03373_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd06d13_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd0a5a4_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLa3cf588af_14f8cd0d3e6_OUL"
54、在10线-4线优先编码器74HC147中,当输入<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8be8e994_OUL"/>时,则输出<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8be91898_OUL"/>( )。
1001<br
1000<br
0111<br
0110<br
55、将TTL与非门作非门使用,则多余输入端应( )。
全部接高电平
部分接高电平,部分接地
全部接地
部分接地,部分悬空
56、逻辑函数<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8be3a0b4_OUL"/>的最简式为( )。
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8be4c559_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8be4ef59_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8be52d99_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8be55c34_OUL"
57、逻辑函数<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8bdcd0af_OUL"/>的标准与或式为( )。
Σ(1,2,5)
Σ(3,4,7)
Σ(4,5,7)
Σ(1,4,6)
58、逻辑表达式<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8bdb3f4c_OUL"/>与下列式子中的哪一个相等( )。
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8bd8e4cd_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8bd94bb1_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8bd9a052_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLa3cf588af_14f8bd9ed14_OUL"
59、逻辑函数<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLq3cf588af_14f86f927f8_OUL"/>的标准与或式为()
E.Σ(2,5,6,7)
F.Σ(1,3,6,7)
Σ(3,5,6,7)
Σ(1,2,3,7)
60、逻辑表达式(A+B)(A+C)可以等效为()
A.AB
B.A+BC
C.A+B
D.A+C
61、施密特触发器的正向阈值电压为UT+、负向阈值电压为UT-,则回差电压ΔUT=。
62、在CLK有效的情况下,T触发器具有_______功能。
63、已知逻辑函数的真值表如表,试写出对应的逻辑函数式,填卡诺图,并化简逻辑函数式.<imgtitle="201703061488783221402094492.png"alt="图片1.png"src="/resourcefile/uploadFiles/file/questionImgs/201703061488783221402094492.png"/>
64、<imgtitle="201703061488783603044099058.png"alt="图片1.png"src="/resourcefile/uploadFiles/file/questionImgs/201703061488783603044099058.png"/>
65、<imgtitle="201703061488783656875065739.png"alt="图片1.png"src="/resourcefile/uploadFiles/file/questionImgs/201703061488783656875065739.png"/>
66、用最少的“与非”门电路设计组成一个判定电路,当三位二进制数ABC所表示的十进制数N满足1<N<6时,输出F为“1”,否则F为“0”,输入变量允许有反变量,要求:(1)列出真值数;(2)写出F的逻辑函数式;(3)画出逻辑电路图。
67、一奇偶校验电路输入为ABC三位二进制代码,当输入ABC中有奇数个1时,输出F为1,否则输出为0,试设计该逻辑电路,要求(1)列出真值表(2)写出逻辑函数(3)画出用异或门实现该逻辑功能的逻辑图。
68、用逻辑代数公式把逻辑函数<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201709101505046697497062110.jpg"title="201709101505046697497062110.jpg"alt="QQ截图20170910201951.jpg"/>化简为最简与或式。
69、用逻辑代数公式把逻辑函数<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201709101505046236500063101.jpg"title="201709101505046236500063101.jpg"alt="QQ截图20170910201951.jpg"/>化简为最简与或式。
更多学习资料请登录www.openhelp100.com
|
|