|
福师16春《EDA技术》在线作业一
一、多选题:【10道,总分:20分】
1.目前常用的硬件描述语言为:( )。 (满分:2)
A. Verilog
B. VHDL
C. 和 VC
D. VB
2.常用的综合工具有哪些( )。 (满分:2)
A. FPGA Express
B. FPGA compiler
C. Synplify Pro
3.SPLD器件分为几类( )。 (满分:2)
A. PROM
B. PLA
C. PAL
D. GAL
4.布局布线完成后会产生哪些文件( )。 (满分:2)
A. 芯片资源耗用的报告
B. EDIF
C. 延时网表
D. 器件编程文件
5.ASIC电路特点描述正确的是( )。 (满分:2)
A. 周期长
B. 投入高
C. 功耗低
D. 省面积
6.按照处理的HDL语言类型,仿真器可以分为( )。 (满分:2)
A. Verilog HDL仿真器
B. VHDL HDL仿真器
C. 混合仿真器
7.EDA技术发展阶段描述正确的是( )。 (满分:2)
A. CAD阶段
B. CAE阶段
C. EDA阶段
D. 以上都不对
8.下面哪些是专业提供PLD器件厂商( )。 (满分:2)
A. Xilinx
B. Altera
C. Lattice
D. Micsoftware
9.下面哪些是专业提供第三方EDA软件工具的公司( )。 (满分:2)
A. Cadence
B. Mentor
C. Synopsys
D. Synplicity
10.用PLD器件实现设计的优势有哪些( )? (满分:2)
A. 周期短
B. 投入少
C. 风险小
D. 对于成熟的设计往往采用PLD
二、判断题:【40道,总分:80分】
1.仿真也称模拟,是对所设计电路的功能的验证。 (满分:2)
A. 错误
B. 正确
2.浮栅编程元件一般用在民用、消费类产品中。 (满分:2)
A. 错误
B. 正确
3.编译型仿真器的仿真速度快,但需要预处理,不能即时修改。 (满分:2)
A. 错误
B. 正确
4.状态机可以分为:米里型和摩尔型两类。 (满分:2)
A. 错误
B. 正确
5.有限状态机的复位分为两种:同步复位和异步复位。 (满分:2)
A. 错误
B. 正确
6.EDA是Electronic Design Automation,电子设计自动化的缩写。 (满分:2)
A. 错误
B. 正确
7.Verilog HDL不支持逻辑运算符。 (满分:2)
A. 错误
B. 正确
8.有限状态机可以认为是组合逻辑和寄存器逻辑的特殊组合。 (满分:2)
A. 错误
B. 正确
9.HDL是Hardware Description Language,硬件描述语言的缩写。 (满分:2)
A. 错误
B. 正确
10.SOC是指把一个完整的系统集成在一个芯片上。 (满分:2)
A. 错误
B. 正确
11.采用原理图方式的数字设计的可重用性、可移植要差一些。 (满分:2)
A. 错误
B. 正确
12.Synplify是一种FPGA/CPLD的逻辑综合工具。 (满分:2)
A. 错误
B. 正确
13.PLA是Programmable Logic Array,可编程逻辑阵列的缩写。 (满分:2)
A. 错误
B. 正确
14.目前在数字系统的设计中,主要采用Bottom-UP设计为主。 (满分:2)
A. 错误
B. 正确
15.HDL是一种用文本形式来描述和设计电路的语言。 (满分:2)
A. 错误
B. 正确
16.目前常用的硬件描述语言为:Verilog HDL和 VHDL。 (满分:2)
A. 错误
B. 正确
17.PLD是Programmable Logic Device,可编程逻辑器件的缩写。 (满分:2)
A. 错误
B. 正确
18.Verilog HDL中实数型和字符串型常量是可以综合的。 (满分:2)
A. 错误
B. 正确
19.ISP和专用的编程器是FPGA常用的两种编程方式。 (满分:2)
A. 错误
B. 正确
20.集成度是PLD器件的一项重要指标。 (满分:2)
A. 错误
B. 正确
21.有限状态机非常适合于数字系统的控制模块。 (满分:2)
A. 错误
B. 正确
22.Quartus II是Xilinx的FPGA/CPLD的集成开发工具。 (满分:2)
A. 错误
B. 正确
23.Verilog HDL支持赋值语句。 (满分:2)
A. 错误
B. 正确
24.状态机设计主要包含三个对象:当前状态,次状态和输出逻辑。 (满分:2)
A. 错误
B. 正确
25.时序仿真也叫后仿真。 (满分:2)
A. 错误
B. 正确
26.行为描述就是对设计实体的数学模型的描述,其抽象程度远高于结构描述。 (满分:2)
A. 错误
B. 正确
27.如果只需要在上电和系统错误时进行复位操作,采用异步复位方式比同步复位方式好。 (满分:2)
A. 错误
B. 正确
28.PLD按照可编程的次数分为两类:一次性编程器件和可多次编程器件。 (满分:2)
A. 错误
B. 正确
29.把适配后生成的编程文件装入到PLD器件中的过程称为下载。 (满分:2)
A. 错误
B. 正确
30.数据流描述方式多用于组合逻辑电路。 (满分:2)
A. 错误
B. 正确
31.GAL是Generic Array Logic,通用阵列逻辑的缩写。 (满分:2)
A. 错误
B. 正确
32.Verilog HDL不支持条件语句。 (满分:2)
A. 错误
B. 正确
33.IP核中的软核与生产工艺无关,不涉及物理实现,为后续设计留有很大空间。 (满分:2)
A. 错误
B. 正确
34.解释型仿真器速度慢一些,但可以随时修改仿真环境和仿真条件。 (满分:2)
A. 错误
B. 正确
35.在IC设计领域中,IP核一般完成某种功能的设计模块。 (满分:2)
A. 错误
B. 正确
36.反熔丝型开关元件一般用在对可靠性要求较高的军事和航天产品器件上。 (满分:2)
A. 错误
B. 正确
37.ASIC一般采用全定制方法来实现设计。 (满分:2)
A. 错误
B. 正确
38.Verilog程序的基本设计单元是“模块”( module)。 (满分:2)
A. 错误
B. 正确
39.综合指的是将较高级抽象层次的设计描述自动转化为较低层次描述的过程。 (满分:2)
A. 错误
B. 正确
40.Verilog语言即适合可综合的电路设计,也可胜任电路与系统的仿真。 (满分:2)
A. 错误
B. 正确
|
|