|
福师16春《EDA技术》在线作业二
一、多选题:【10道,总分:20分】
1.状态机常用的编码方式有( )。 (满分:2)
A. 顺序编码
B. 格雷编码
C. 约翰逊编码
D. 一位热码
2.IP核一般分为哪几种( )。 (满分:2)
A. 硬核
B. 固核
C. 软核
D. 以上全不对
3.常用的集成FPGA/CPLD开发工具有哪些( )。 (满分:2)
A. MAX+plus II
B. Quartus II
C. ISE
D. ispLEVER
4.基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段( )。 (满分:2)
A. 设计输入
B. 综合
C. 布局布线
D. 仿真和编程
5.综合有哪几种形式( )。 (满分:2)
A. RTL
B. 逻辑综合
C. 将逻辑门表示转换到版图表示
6.ASIC电路特点描述正确的是( )。 (满分:2)
A. 周期长
B. 投入高
C. 功耗低
D. 省面积
7.下面哪些是专业提供第三方EDA软件工具的公司( )。 (满分:2)
A. Cadence
B. Mentor
C. Synopsys
D. Synplicity
8.基于EDA技术的设计中,通常有两种设计思路( )。 (满分:2)
A. 自顶向下
B. 自底向上
C. 自前向后
D. 自后向前
9.TOP-down设计一般分为哪几个层次( )。 (满分:2)
A. 系统级
B. 功能级
C. 门级
D. 开关级
10.衡量仿真器性能的重要指标有哪些( )。 (满分:2)
A. 仿真速度
B. 仿真的准确性
C. 仿真的易用性
二、判断题:【40道,总分:80分】
1.SOC是指把一个完整的系统集成在一个芯片上。 (满分:2)
A. 错误
B. 正确
2.Verilog HDL数据类型是用来表示数字电路中的物理连线、数据存储和传输单元等物理量的。 (满分:2)
A. 错误
B. 正确
3.PLD是一种全定制器件。 (满分:2)
A. 错误
B. 正确
4.IP核中的软核与生产工艺无关,不涉及物理实现,为后续设计留有很大空间。 (满分:2)
A. 错误
B. 正确
5.Quartus II是Xilinx的FPGA/CPLD的集成开发工具。 (满分:2)
A. 错误
B. 正确
6.PLD器件内部主要由各种逻辑功能部件和可编程开关构成。 (满分:2)
A. 错误
B. 正确
7.绝大多数的FPGA器件都基于SRAM查找表结构实现。 (满分:2)
A. 错误
B. 正确
8.有限状态机的复位分为两种:同步复位和异步复位。 (满分:2)
A. 错误
B. 正确
9.Verilog HDL中的变量一般分为两种数据类型:net型和variable型。 (满分:2)
A. 错误
B. 正确
10.CPLD和FPGA都属于高密度可编程逻辑器件。 (满分:2)
A. 错误
B. 正确
11.Verilog HDL中assign为持续赋值语句。 (满分:2)
A. 错误
B. 正确
12.状态机可以分为:米里型和摩尔型两类。 (满分:2)
A. 错误
B. 正确
13.仿真是EDA的精髓所在。 (满分:2)
A. 错误
B. 正确
14.不考虑信号时延等因素的仿真称为功能仿真。 (满分:2)
A. 错误
B. 正确
15.Verilog HDL不支持逻辑运算符。 (满分:2)
A. 错误
B. 正确
16.把适配后生成的编程文件装入到PLD器件中的过程称为下载。 (满分:2)
A. 错误
B. 正确
17.IP是Intellectual Property的缩写。 (满分:2)
A. 错误
B. 正确
18.反熔丝型开关元件一般用在对可靠性要求较高的军事和航天产品器件上。 (满分:2)
A. 错误
B. 正确
19.EDA是Electronic Design Automation,电子设计自动化的缩写。 (满分:2)
A. 错误
B. 正确
20.仿真也称模拟,是对所设计电路的功能的验证。 (满分:2)
A. 错误
B. 正确
21.用状态机进行设计具有速度快、结构简单、可靠性高等优点。 (满分:2)
A. 错误
B. 正确
22.浮栅编程元件一般用在民用、消费类产品中。 (满分:2)
A. 错误
B. 正确
23.Verilog HDL语法要素与软件编程语言(如C语言)是完全相同的。 (满分:2)
A. 错误
B. 正确
24.IP核中的硬核可靠性高,能确保性能,能够很快投入使用。 (满分:2)
A. 错误
B. 正确
25.Alter的FPGA器件主要由两类配置方式:主动配置方式和被动配置方式。 (满分:2)
A. 错误
B. 正确
26.有限状态机可以认为是组合逻辑和寄存器逻辑的特殊组合。 (满分:2)
A. 错误
B. 正确
27.CAD是Computer Aided Design,计算机辅助设计的缩写。 (满分:2)
A. 错误
B. 正确
28.ISP和专用的编程器是FPGA常用的两种编程方式。 (满分:2)
A. 错误
B. 正确
29.硬件综合器和软件程序编译器没有本质区别。 (满分:2)
A. 错误
B. 正确
30.解释型仿真器速度慢一些,但可以随时修改仿真环境和仿真条件。 (满分:2)
A. 错误
B. 正确
31.状态机设计主要包含三个对象:当前状态,次状态和输出逻辑。 (满分:2)
A. 错误
B. 正确
32.数字设计流程中采用原理图方式适合描述电路的连接关系核接口关系。 (满分:2)
A. 错误
B. 正确
33.ASIC一般采用全定制方法来实现设计。 (满分:2)
A. 错误
B. 正确
34.数字设计流程中的设计输入的表达方式一般有原理图方式和HDL文本方式两种。 (满分:2)
A. 错误
B. 正确
35.仿真分为功能仿真和时序仿真。 (满分:2)
A. 错误
B. 正确
36.对设计而言,采用的描述级别越高,设计越容易。 (满分:2)
A. 错误
B. 正确
37.仿真器按对设计语言的不同处理方式分为两类:编译型仿真器和解释型仿真器。 (满分:2)
A. 错误
B. 正确
38.Verilog HDL不支持条件语句。 (满分:2)
A. 错误
B. 正确
39.混合仿真器就是能同时支持Verilog和VHDL的仿真器。 (满分:2)
A. 错误
B. 正确
40.目前常用的硬件描述语言为:Verilog HDL和 VHDL。 (满分:2)
A. 错误
B. 正确
|
|