奥鹏西安交通大学17年5月补考《数字电子技术》作业考核试题 答案
西安交通大学17年5月补考《数字电子技术》作业考核试题 答案1:标准TTL门关门电平之值为(
A:0.3V
B:0.5V
C:0.8V
D:1.2V
2:数字电路中,当晶体管的饱和深度
A:变低
B:不变
C:变高
D:加倍
3:不属于CMOS逻辑电路优点的提
A:输出高低电平理想
B:电源适用范围宽
C:抗干扰能力强
D:电流驱动能力强
4:利用2个74LS38和个非门,
A:416
B:38
C:24
D:无法确定。
5:TTL与非门输出低电平的参数规
A:≤0.3V
B:≥0.3V
C:≤0.4V
D:=0.8V
6:TTL与非门阈值电压UT的典型
A:0.4V
B:1.4V
C:2V
D:2.4V
7:电可擦除的PROM器件是(
A:EPROM
B:E2PROM
C:PLA
D:PAL
8:两模数分别为M和M2的计数器串
A:M1+M2
B:M1M2
C:M1-M2
D:M1÷M2
9:高密度可编程逻辑器件中具有硬件
A:HDPLD和FPGA
B:GAL
C:HDPLD
D:FPGA
10:在环形振荡器中,为了降低振荡频
A:更多非门
B:电感L
C:RC环节
D:大容量电容
11:标准TTL门开门电平之值为(
A:0.3V
B:0.7V
C:1.4V
D:2V
12:已知F=(ABC+CD),选
A:ABC=011
B:BC=11
C:CD=10
D:BCD=111
13:若双积分A/D转换器第一次积分
A:较高转换精度
B:极强抗50Hz干扰
C:较快的转换速度
D:较高分辨率
14:若停电数分钟后恢复供电,(
A:RAM
B:COMP
C:ROM
D:MUX
15:(95)H表示( )。
A:二进制数
B:十进制数
C:八进制数
D:十六进制数
16:用三态门可以实现“总线”连接,
A:固定接0
B:固定接1
C:同时使能
D:分时使能
17:TTL与非门低电平输出电流IO
A:20μA
B:40μA
C:1.6mA
D:16mA
18:555集成定时器构成的单稳态触
A:0.7RC
B:RC
C:1.1RC
D:1.4RC
19:数字系统中,能自行产生矩形波的
A:施密特触发器
B:单稳态触发器
C:多谐振荡器
D:集成定时器
20:三极管开关电路中,影响开关速度
A:td
B:tr
C:ts
D:tf
21:小容量RAM内部存储矩阵的字数
A:2n
B:22n
C:>22n
D:<2n
22:组合电路分析的结果是要获得(
A:逻辑电路图
B:电路的逻辑功能
C:电路的真值表
D:逻辑函数式
23:电源电压VDD为0V的CMOS
A:-10~0V
B:0~10V
C:0~VDD/2
D:>10V
24:在设计过程中,逻辑函数化简的目
A:获得最简与或表达式
B:用最少的逻辑器件完成设计
C:用最少的集电门完成设计
D:获得最少的与项
25:同步RS触发器的两个输入信号R
A:00
B:01
C:10
D:11
26:04线优先编码器允许同时输入
A:1
B:9
C:10
D:多
27:ROM可以用来存储程序、表格和
A:代码转换
B:逻辑函数
C:乘法运算
D:计数器
28:数字系统中,常用( )电路
A:施密特触发器
B:单稳态触发器
C:多谐振荡器
D:集成定时器
29:维持阻塞型D触发器的状态由CP
A:上升沿
B:下降沿
C:高电平
D:低电平
30:数字系统中,能实现精确定时的电
A:施密特触发器
B:单稳态触发器
C:多谐振荡器
D:集成定时器
31:数字电路中,化简逻辑函数的目的
TRUE
FALSE
32:逻辑变量的取值,1比0大。
TRUE
FALSE
33:构成一个7进制计数器需要3个触
TRUE
FALSE
34:一个N位逐次逼近型A/D转换器
TRUE
FALSE
35:时序电路不含有记忆功能的器件。
TRUE
FALSE
36:所有的触发器都存在空翻现象。
TRUE
FALSE
37:A+AB=A+B
TRUE
FALSE
38:多个三态门的输出端相连于一总线
TRUE
FALSE
39:多谐振荡器常作为脉冲信号源使用
TRUE
FALSE
40:已知逻辑AB=AC,则B=C。
TRUE
FALSE
41:触发器的输出状态完全由输入信号
TRUE
FALSE
42:为实现将JK触发器转换为D触发
TRUE
FALSE
43:D/A的含义是模数转换。
TRUE
FALSE
44:五进制计数器的有效状态为五个。
TRUE
FALSE
45:TTL与非门与CMOS与非门的
TRUE
FALSE
46:1001个“1”连续异或的结果
TRUE
FALSE
47:D/A转换器是将模拟量转换成数
TRUE
FALSE
48:计数器可作分频器。
TRUE
FALSE
49:三极管作为开关使用时,要提高开
TRUE
FALSE
50:位倒T型电阻网络DAC的电阻网
TRUE
FALSE
电子技术 西安 大学
页:
[1]